( ) 不屬于計算機控制器中的部件。
A、指令寄存器IR
B、程序計數(shù)器PC
C、算術邏輯單元ALU
D、程序狀態(tài)寄存器PSW
在CPU與主存之間設置高速緩沖存儲器(Cache),其目的是為了 ( ) 。
A、擴大主存的存儲容量
B、提高CPU對主存的訪問效率
C、既擴大主存容量又提高存取速度
D、提高外存儲器的速度
下面的描述中, ( ) 不是RISC設計應遵循的設計原則。
A、指令條數(shù)應少一些
B、尋址方式盡可能少
C、采用變長指令,功能復雜的指令長度長而簡單指令長度短
D、設計盡可能多的通用寄存器
某系統(tǒng)的可靠性結構框圖如下圖所示。該系統(tǒng)由4個部件組成,其中2、3兩部件并聯(lián)冗余,再與1、4部件串聯(lián)構成。假設部件1、2、3的可靠度分別為0.90、0.70、0.70。若要求該系統(tǒng)的可靠度不低于0.75,則進行系統(tǒng)設計時,分配給部件4的可靠度至少應為 ( ) 。
A. A
B. B
C. C
D. D